<div dir="ltr"><div class="gmail_extra"><div class="gmail_quote">Josh,</div><div class="gmail_quote">I'm glad that I answered on most of yours questions. If you need some more information, don't hesitate to contact with me.<br>

</div><div class="gmail_quote"><br></div></div><blockquote class="gmail_quote" style="margin:0px 0px 0px 0.8ex;border-left-width:1px;border-left-color:rgb(204,204,204);border-left-style:solid;padding-left:1ex"><span style="font-family:arial,sans-serif;font-size:13px">104MHz fifo bus in -> cross clock fifo to 26 MHz -> vita tx deframer -><br>

</span><span style="font-family:arial,sans-serif;font-size:13px">paced tx dsp -> out to dac</span><br style="font-family:arial,sans-serif;font-size:13px"><span style="font-family:arial,sans-serif;font-size:13px">in from adc -> paced rx dsp -> vita rx deframer -> cross clock fifo to<br>

</span><span style="font-family:arial,sans-serif;font-size:13px">104 MHz -> 104 MHz fifo bus out</span></blockquote><div> </div><div class="gmail_extra">According to your idea. I think that this is fine, but are you're sure that 26MHz is enough for DSP calculations? In N2x0 DSP clock frequency was twice higher than CPU clock.</div>

<div class="gmail_extra"><br><br><div>Regards,<br>Andrew Karpenkov</div>
</div></div>