<div>The problem is not in the registers, but the fact that the second unit does not give  the first unit to work, or vice versa.</div><div>Somewhere I made a mistake. I think so ..</div><div><br></div><span style="color:rgb(34,34,34);font-family:arial,sans-serif;font-size:13px;background-color:rgb(255,255,255)">Regards,</span><br style="color:rgb(34,34,34);font-family:arial,sans-serif;font-size:13px;background-color:rgb(255,255,255)">

<span style="color:rgb(34,34,34);font-family:arial,sans-serif;font-size:13px;background-color:rgb(255,255,255)">Andrew Karpenkov</span><br>
<br><br><div class="gmail_quote">2012/10/14 Alexander Chemeris <span dir="ltr"><<a href="mailto:alexander.chemeris@gmail.com" target="_blank">alexander.chemeris@gmail.com</a>></span><br><blockquote class="gmail_quote" style="margin:0 0 0 .8ex;border-left:1px #ccc solid;padding-left:1ex">

<div id=":1ht"> I thought it's the problem with<br>
registers of the DSP block in FPGA.</div></blockquote></div><br>