<div dir="ltr">I forgot to add. Since the first variant will be on an altera or xilinx board, the first cut design will use the<div>DSP blocks on the FPGA. Cores will be the quad core A53 that is found in the new FPGAs.</div><div><br></div><div>We can use our cores in the FPGA variants but soft cores will not be as fast as the hard cores.</div><div>Our SoC development will proceed in parallel.</div></div><div class="gmail_extra"><br><div class="gmail_quote">On Mon, Apr 11, 2016 at 8:50 PM, Madhu Macaque Labs <span dir="ltr"><<a href="mailto:madhu@macaque.in" target="_blank">madhu@macaque.in</a>></span> wrote:<br><blockquote class="gmail_quote" style="margin:0 0 0 .8ex;border-left:1px #ccc solid;padding-left:1ex"><div dir="ltr">I am the project lead for the SHAKTI open source processor project.<div><br></div><div>See <a href="http://bitbucket.org/casl" target="_blank">bitbucket.org/casl</a></div><div><br><div>This is a large Indian processor development effort that aims to develop</div><div>a range of processors (from uController to high end servers) based</div><div>on the RISCV ISA. We work closely with UCB and Cambridge as part of this</div><div>effort.</div><div><br></div><div>As part of our processor family, we have just started on a mobile SoC.</div><div>The goal is to have an octa core SoC with the performance of a</div><div>snapdragon 820 or the Apple A9.  the CPU core is pretty much under</div><div>control but we are exploring the DSP needed for running the lower levels</div><div>of the 3G/LTE stack.</div><div><br></div><div>Another group does LTE stacks and so we have complete testing equipment available to test for compliance.</div><div><br></div><div>I am basically looking for co-conspirators who can help identify the components</div><div>I can use from the osmocom stack and figure out what else we need to develop.</div><div>Then of course we need to develop the DSP core. We are currently reusing the UCB vector processor and we are trying to figure out if a vector thread processor or</div><div>a conventional DSP will do the trick.</div><div><br></div><div>Our goal is to have am SoC that will the functionality of a basic smart phone</div><div>but we do not intend to focus only on a basic phone with voice/data</div><div>ca[ability but with basic display (even 4 line display is OK). Plan to use the</div><div>AD SDR board for the SDR section. So it will be a large board that is</div><div>not optimized for size.</div><div><br></div><div>Any comments, thoughts appreciated . In case you are wondering, yes we realize</div><div>this  a mammoth task but we are well funded ! This is part of the India processor project. And most importantly all our work will be patent free</div><div>open source. HW will be BSD, SW will be GPL3/2</div><span class="HOEnZb"><font color="#888888"><div><br></div><div><br clear="all"><div><br></div>-- <br><div><div dir="ltr"><div>Regards,</div>Madhu</div></div>
</div></font></span></div></div>
</blockquote></div><br><br clear="all"><div><br></div>-- <br><div class="gmail_signature"><div dir="ltr"><div>Regards,</div>Madhu</div></div>
</div>